## **Enero 2019**

Ejercicio 4 Interrupciones

1.6 puntos

Un determinado microcontrolador está basado en un *core* ARM *Cortex-M0*. Dicho *core* cuenta con un NVIC (*Nested Vectored Interrupt Controller*). Entre los periféricos incluidos en dicho microcontrolador se encuentran: un *timer*, un ADC, un DAC y un GPIO, todos ellos capaces de generar interrupciones mediante sendas señales de petición de interrupción IRQ (IRQ<sub>TMR</sub>, IRQ<sub>ADC</sub>, IRQ<sub>DAC</sub> y IRQ<sub>GPIO</sub> respectivamente). Además, una circuitería externa al microcontrolador tiene acceso a la señal de interrupción no enmascarable NMI.

NM

El programa corriendo sobre el procesador ha configurado los niveles de prioridad de las interrupciones configurables según la siguiente tabla:

| Interrupción        | Nivel de prioridad |
|---------------------|--------------------|
| IRQ <sub>TMR</sub>  | 196                |
| IRQ <sub>ADC</sub>  | 128                |
| IRQ <sub>DAC</sub>  | 64                 |
| IRQ <sub>GPIO</sub> | 0                  |

DAC

y, además, ha enmascarado todas la enmascarables, excepto las asociadas a IRQ<sub>TMR</sub> y IRQ<sub>DAC</sub>

A su vez, las rutinas de atención a las interrupciones, ISR, asociadas a las distintas interrupciones presentan los tiempos de ejecución dados en la siguiente tabla:

| Interrupción        | Tiempo de           |
|---------------------|---------------------|
|                     | ejecución de su ISR |
|                     | (µs)                |
| NMI                 | 0.50                |
| $IRQ_{TMR}$         | 0.75                |
| IRQ <sub>ADC</sub>  | 1.25                |
| $IRQ_{DAC}$         | 1.75                |
| IRQ <sub>GPIO</sub> | 1.00                |

Todas estas IRQ y NMI son activas por flanco. Suponga que el tiempo de latencia para todas las interrupciones es despreciable.

El programe principal que el procesador está ejecutando es



**Apartado A.** En estas circunstancias se producen nancos activos en estas líneas IRQ y NMI en los instantes dados en la siguiente tabla:

| Interrupción        | Instantes en los que |
|---------------------|----------------------|
|                     | ocurren flancos      |
|                     | activos (µs)         |
| NMI                 | 2.50                 |
| IRQ <sub>TMR</sub>  | 0.50                 |
| IRQ <sub>ADC</sub>  | 3.50                 |
| IRQ <sub>DAC</sub>  | 1.75                 |
| IRQ <sub>GPIO</sub> | 4.00                 |

Complete el gráfico indicando para cada momento qué ISR (NMI, TMR, ADC, DAC o GPIO) está ejecutando el procesador, en qué intervalos de tiempo el procesador está dormido (estos márquelos como SLP, de SLeeP) y en qué intervalos de tiempo se está ejecutando el programa principal sin que el procesador duerma (márquelos como RUN). t=0 s coincide con el instante en el que se ejecuta la instrucción CPSIE I del programa principal. Suponga que el tiempo de ejecución de cada instrucción individual es despreciable en la escala de tiempos de la gráfica.



De nuevo, t=0 s coincide con el instante en el que se ejecuta la instrucción <code>CPSIE I</code> del programa principal.

Loop



Apartado C. ¿En cuál de los dos casos anteriores es previsible un menor consumo de energía por parte del procesador? Justifique su respuesta.



Ejercicio 5 Periféricos En el siguiente cronograma se muestra la evolución de las señales de entrada A v ENA en los pines A\_PIN y NA\_PIN En este cronograma el eje de abscisas está graduado en unidades 1.6 puntos de  $1/9600 \, \text{s} \approx 104467 \, \text{µs y} \, t = 0$  coincide con el instante en que se entra en main(). La tensión de magnatación del poero antrolador  $V_{DD}$  es 3.3 V y coincide con la de referencia del ADC.

Complete el crojograma para las señales PWM y USBTX (asociadas a los pines PWM\_PIN Sobre el µcontrolador de una placa mbed LPC1768 (o Nucleo-l432kc) está corriendo el siguiente código. y USBTX) y también para el valor de la variable n a lo largo del tiempo. Suponga que el tiempo #include "mbed.h' necesario para la ejecución de cada una de las líneas de código del programa es despreciable en la escala de tiempos del cronograma. Para este problema suponga que el objeto PwmOut se comporta de modo que, cada vez ue llama a cualquiera de sus métodos period(), period\_ms() o period\_us(), #define US me latar ente comienza la generación (flanco de subida) de un nuevo pulso, y todos los pulsos siguientes (sus flancos de subida) estarán espaciados el tiempo indicado en el parámetro AnalogIn a(A\_PIN);
InterruptIn ena(ENA\_PIN); empleado al llamar al método, y así hasta que de nuevo se llame a alguno de estos tres métodos. Serial pc(USBTX, USBRX); pwm(PWM\_PIN); ena\_rise\_evnt; bool ena\_fall\_evnt; void ena\_rise\_isr(void) { ena\_rise\_evnt = true; void ena\_fall\_isr(void) { ena\_fall\_evnt = true; int32\_t n = 13; pc.format(7, pc.None, 2 rise(ena\_rise\_isr) 30 (s/9600) pwm.period\_us( (6\*US) / BAUDRATE ); pwm.pulsewidth\_us( US / BAUDRATE ); while(true) { \_if(ena\_rise\_evnt) { ena\_rise\_evnt = false; n = a.read\_u16() / 780; pwm.pulsewidth\_us( (US\*(n + 17)) / (21\*EAUDRATE) ); if(ena\_fall\_evnt) { ena\_fall\_evnt\_\_ if(n >= 46) pc.putc(n)if(!ena\_rise\_evnt && !ena\_fall\_evnt) \_\_WFI(); \_enable\_irq();